Data transfer system



PURPOSE: To attain miniaturization and a low power consumption and to reduce the latency at the time of data transfer in an LSI chip constituting a system, concerning a data transfer system used for communication processing between information processors. CONSTITUTION: Not less than one input/output interface capable of full duplex data transfer by being provided with a data output means (a flip-flop 5a, an output buffer 3a) sending out output data to transfer onto a line 7 and a data input means (an output buffer 3b, a differentical comparator 4a, a flip-flop 5b) restoring input data transmitted through the line 7 from propagation data on the line 7 and output data is mounted to LSIs 1a and 1b for input/output control, and the line 7 mutually connecting respective LSIs 1a and 1b is set to be the bus of multi-bit constitution. Thereby, the number of signal pins in LSI can be reduced to be fewer than that of a conventional system so that miniaturization and a low power consumption can be achieved and latency at the time of data transfer can be reduced, in the LSI chip. COPYRIGHT: (C)1996,JPO
(57)【要約】 【目的】 情報処理装置間の通信処理に用いられるデー タ転送システムに関し、システムを構成するLSIチッ プの小型化,低消費電力化およびデータ転送時のレイテ ンシの低減などを図る。 【構成】転送しようとする出力データを線路7上に送出 するデータ出力手段(フリップフロップ5a,出力バッ ファ3a)と、線路7上の伝搬データと出力データとか ら線路7を介して伝送されてきた入力データを復元する データ入力手段(出力バッファ3b,差動コンパレータ 4a,フリップフロップ5b)とからなる全二重のデー タ転送が可能な入出力インタフェースを入出力制御用の LSI1a,1bに一以上搭載し、各々のLSI1a, 1bを相互に接続させる線路7を多ビット構成のバスと する。これにより、従来よりLSIの信号ピン数を削減 できるので、LSIチップの小型化,低消費電力化およ びデータ転送時のレイテンシの低減を図ることができ る。




Download Full PDF Version (Non-Commercial Use)

Patent Citations (0)

    Publication numberPublication dateAssigneeTitle

NO-Patent Citations (0)


Cited By (0)

    Publication numberPublication dateAssigneeTitle